De teknologioElektronika

T flip-flop. La principo de operacio, la funkcia cirkviton

Trigger - simpla aparato estas cifereca maŝino. Ĝi havas du statoj de stabileco. Unu el ĉi tiuj kondiĉoj estas asignita valoro "1" kaj la alia "0". Aparato statuso, kaj la valoro de la duuma informon kiu estas stokita en ĝi, la eligo signaloj estas difinita: Rekta kaj renversita. En la kazo kie la rekta produktado potencialo estas establita, kiu korespondas al logiko unu, tiam la stato de la flip-flop nomata unuo (la potencialo ĉe la renversita produktado respondas al logika nulo). Se la rekta produktado ne potencialo, do la ellasilon kondiĉo nomiĝas nulo.

Ekigiloj estas klasifikitaj de la sekvaj karakterizaĵoj:

1. Per la metodo de registrado informo (sinkronigita kaj nesinkrona).

2. Per vojo de kontrolo informon (statistiko, dinamika, unu-scenejo, multistage).

3. Per vojo de efektivigo de la logika ligojn (JK-flip-flop, RS-deĉenigas T flip-flop, D-flip-flop kaj aliaj tipoj).

La ĉefaj parametroj de ĉiuj specoj de ekigiloj estas: maksimuma daŭro de la eniga signalo, la malfruo tempo bezonata por ŝanĝi la flip-flop, kaj permesante operacion tempo.

En ĉi tiu artikolo, ni parolu pri tiu tipo de aparato, kiom - T flip-flop. Tia ekigiloj havas nur unu informo (T) enigo, kiu estas nomata la kalkula enigo. Ĝi ŝanĝas lian isostoyanie post akcepto al la grafo (T) enigo de ĉiu kontrolo signalon.

Laŭ la transiro tablo, la leĝo de funkciado de tia flip-flops estas priskribita de la karakteriza ekvacio: Q (t + 1) = TtQ't V T'tQt. De la ekvacio sekvas ke kiam petanta eniro (T) estas logiko nulo, la T flip-flop retenos lian statuson kiel pulso produktadon unuo renversita.

Q t T t Q (t + 1)
0 0 0
0 1 1
1 0 1
1 1 0

La tablo montras ke la T-flip-flop elfaras la aldono operacio, kaj tio rezultigis la titolo de ĉi ellasilon rakontante, lia informo (T) input-kalkula enigo. La signalo nivelo ĉe la enigo de la klinko aperas duoble ofte ol ĉe ĝia produktado (Q). Laŭe, la T-flip-flop uzata kiel ofteco dividanton.

T-ellasilon nesinkrona tipo povas esti konstruita surbaze de du-stadio RS flip-flop kun aldonaj ligoj, nome: la ellasilon produktadon (Q) devas esti konektita al la eniro (R), kaj de eliro (Q) kun enigaĵoj (S). Datumoj enigo (T) estos sinkronaj enigo (C).

La bildo montras T-flip-flop. Skemo funkcia.

En la komenca stato, la informoj enigo flip-flop (R kaj S) nutris logiko-nul nivelo, kiam aplikita al la vendotablo (T) enigo de la logika nulo okazus permanentan kopion stato de la unua flip-batu per sekundo flip-flop, ĉar la KAJ-NE elemento produktos logiko unu nivelo sur enigo de la dua flip-flop. Se la T-flip-flop estas en stato de unueco, tiam la enigoj (R kaj S) estos provizita al la niveloj de nulo kaj unu respektive. La akcepto al la grafo enigo de unua signalo egalas logiko, estas skribita en la unua flip-flop logiko unuo. La stato de la dua flip-flop ne ŝanĝas, ĉar la nivelo de nulo de la produktado de NAND pordego ne blokita de lia kondiĉo. Post eltiri la kalkula pulso enigo (T) estas aro al nulo, kaj dua ellasilon ŝaltilojn por logiko tiu.

En la foto T-sinkronaj ellasilon. Skemo funkcia.

Sinkrona T flip-flops estas uzataj kiam necese reprezentas la sinsekvon de logiko potencialo ĉe la T flip-flop enigo.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 eo.atomiyme.com. Theme powered by WordPress.